삼성전자가 업계 최초로 ’12단 3D-TSV(3차원 실리콘 관통전극, 3D Through Silicon Via)’ 기술(사진.삼성전자)을 개발했다고 7일 밝혔다.
’12단 3D-TSV’는 기존 금선(와이어)을 이용해 칩을 연결하는 대신 반도체 칩 상단과 하단에 머리카락 굵기의 20분의 1수준인 수 마이크로미터 직경의 전자 이동 통로(TSV) 6만개를 만들어 오차 없이 연결하는 첨단 패키징 기술이다.
이 기술은 종이(100㎛)의 절반 이하 두께로 가공한 D램 칩 12개를 적층해 수직으로 연결하는 고도의 정밀성이 필요해 반도체 패키징 기술 중 가장 난이도가 높은 기술이다.
‘3D-TSV’는 기존 와이어 본딩(Wire Bonding) 기술보다 칩들 간 신호를 주고받는 시간이 짧아져 속도와 소비전력을 획기적으로 개선할 수 있는 점이 특징이다.
이 기술에 최신 16Gb D램 칩을 적용하면 업계 최대 용량인 24GB HBM(고대역폭 메모리, High Bandwidth Memory) 제품도 구현할 수 있다. 이는 현재 주력으로 양산 중인 8단 8GB 제품보다 3배 늘어난 용량이다.
삼성전자는 고객 수요에 맞춰 ’12단 3D-TSV’ 기술을 적용한 고용량 HBM 제품을 적기에 공급해 프리미엄 반도체 시장을 지속 선도해 나갈 계획이다.
삼성, 태풍 ‘미탁’ 피해지역 복구 지원 (0) | 2019.10.08 |
---|---|
SKT, 12일까지 우리말 역사찾기 캠페인 (0) | 2019.10.08 |
LG전자, 8일부터 '듀얼 스크린' 배경화면 공모전 (0) | 2019.10.06 |
자율주행 스타트업 '코드42' 300억 투자유치 (0) | 2019.10.01 |
삼성전자, ‘더 프레임’에 세계 3대 미술관 ‘에르미타주’ 작품 소개 (0) | 2019.10.01 |